Kako smanjiti gubitke koje je diode uveo u dizajnu komunikacijskog kruga?
Ostavite poruku
一, optimizacija razine uređaja: precizno podudaranje karakterističnih parametara
1. Odabir uređaja s niskim naponom
U niskom - Scenariji napajanja napona, Schottky diode su preferirani izbor zbog njihovog ultra - niskog pada niskog napona od 0,15-0.45V. Napajanje određene vrste LTE bazne stanice prihvaća MBR2045CT Schottky Diode (VF)=0.38 V@2a) Nakon što je zamijenio silicijska dioda IN4007, učinkovitost ispravljanja povećala se s 88% na 92%, a spasivši više od 10000 Yuan u električnom trošku. Za višu frekvencijsku primjenu, silicijske karbide Schottky diode (SIC SBD) i dalje mogu održavati pad napona od 0,7V pri frekvenciji prebacivanja od 200 kHz, što je 40% niže od silicijskih uređaja.
2. Aplikacija za brzi oporavak
U krugu sekundarnog ispravljanja preklopnog napajanja, brzi dioda za oporavak (FRD) značajno smanjuje prebacivanje gubitaka skraćivanjem vremena obrnutog oporavka (TRR =50-200 ns). Određena vrsta komunikacijskog napajanja od 48V/12V prihvaća shemu sinkronog ispravljanja C3D06060A SIC MOSFET, u kombinaciji s FRD -om kako bi se postiglo obrnuto vrijeme oporavka<35ns, making the power efficiency exceed 96%, which is 4 percentage points higher than the traditional silicon scheme.
3. Dizajn kompenzacije temperature
U krugu pristranosti fotodioda, pad napona i nagib temperature dovode do degradacije osjetljivosti primanja. Koristeći mrežu otpornika AT40QL022 Temperaturni senzor i razdjelnik napona za izgradnju kompenzacijskog kruga, napon PD pristranosti fluktuira<0.05V within the temperature range of -40 ℃ to+85 ℃, the stability of receiving sensitivity is improved by 0.3dB, and the transmission distance is extended by 2.3 kilometers.
2, Inovacija na razini kruga: rekonstrukcija staza pretvorbe energije
1. Proboj u tehnologiji sinkrone ispravljanja
Tradicionalna ispravljanje diode ima fiksni pad napona od 0,7V, dok sinkrono ispravljanje koristi Mosfets umjesto da bi se postigao otpor provođenja<5m Ω. A certain type of AI server power supply adopts a synchronous rectification scheme controlled by LTC4359, with a voltage drop of only 56mV at 3A current and a full load efficiency of 98.5%, which is 6 percentage points higher than the diode scheme. The key design points include:
Kontrola mrtvog vremena: Postignite mrtvo vrijeme od 50 n kroz TPS28750 vozački čip kako biste izbjegli cross provođenje
Optimizacija parazitskog parametra: Korištenje otpora pakiranja 0402 za smanjenje induktivnosti olova i minimiziranje oscilacije prekidača
Optimizacija izgleda: Upravljanje udaljenosti između sinkronog tranzistora MOS -a i sekundarnog namota transformatora unutar 2 mm kako bi se smanjila impedancija ožičenja
2. Aktivna arhitektura ispravljača mosta
Tradicionalna ispravljanje diodnog mosta stvara pad napona od 1,4 V u PFC krugovima, što rezultira gubitkom energetske učinkovitosti. PFC totem most topologija smanjuje gubitke za provođenje za 60% uklanjanjem ulaznih diodnih mostova. Određena vrsta komunikacijskog napajanja od 6KW koristi CAS120M12BM2 silicijski karbid MOSFET za izgradnju totemskog stupa PFC, koji postiže stabilan rad u načinu CCM -a pri 98% učinkovitosti, smanjujući volumen za 40% u usporedbi s tradicionalnim rješenjima.
3. Optimizacija mreže apsorpcije RC
Napon napona generiran obrnutim oporavkom dioda ispravljača dovodi do dodatnih gubitaka. Optimizirajte parametre apsorpcije RC pomoću metoda ispitivanja:
Izmjerite frekvenciju oscilacije F0 (npr. . 1.2 MHz)
Paralelni kondenzator C smanjuje frekvenciju na 0,6MHz
Izračunajte parazitsku induktivnost L =1/(4 π² F0 ² C)
Odredite otpor prigušivanja na temelju r=√ (l/c) (tipična vrijednost 10-100 Ω)
Određena vrsta fotonaponskog pretvarača smanjuje gubitak diode s 8,2W na 5,7 W i poboljšava učinkovitost za 2,8% ovom metodom.
3, Suradnja na razini sustava: izgradnja učinkovite energetske ekosustav
1. Distribuirana arhitektura napajanja
U velikim podatkovnim centrima koristi se 48V istosmjerna sabirnica zajedno s distribuiranim modulom napajanja (PSU) kako bi se veza ispravljanja približila točki opterećenja. Određena vrsta centra superračunala smanjuje duge - gubitke prijenosa udaljenosti kroz ovu arhitekturu, a uz pomoć sinkrone ispravljačke PSU, postiže ukupnu energetsku učinkovitost od 94,2%, što je 7 postotnih bodova veća od tradicionalne 400V AC arhitekture.
2. Inteligentni čip za upravljanje pritiskom
Ti TPS2419 čip dinamički prilagođava napon vrata sinkronog MOS tranzistora praćenjem struje opterećenja u stvarnom vremenu - (s točnošću od ± 1%), osiguravajući da se pad napona vođenja uvijek održava na optimalnoj vrijednosti. U određenoj vrsti napajanja 5G bazne stanice, ova tehnologija poboljšava učinkovitost svjetlosti za 8%, učinkovitost pune opterećenja za 2%i smanjuje godišnju emisiju ugljika za 12 tona.
3. Digitalna optimizacija blizanaca
Simulacijska platforma ADI LTSPICE, u kombinaciji s algoritmima strojnog učenja, može predvidjeti raspodjelu gubitaka diode u različitim radnim uvjetima. Dizajn napajanja određene vrste repetitora optičkog kabela podmornice optimizira odabir uređaja putem ove tehnologije, smanjujući ukupne gubitke za 18% i troškove održavanja za 40% u roku od 10 godina.







